v2.11.0 (5354)

Cours scientifiques - ROB307 : MPSOC Multiprocesseurs sur puce

Descriptif

La conception de systèmes embarqués génère des systèmes complets comprenant des parties logicielles et matérielles
indissociables et concues conjointement. Les systèmes résultants sont de manière quasi systématique amenés a résider
sur une seule puce d'ou leurs appellation de systèmes sur puce. Les méthodologies de conception de Systèmes sur Puce (SOC - System on Chip)
sont un outil indispensable pour un ingénieur amène a concevoir un système embarqué pour déterminer les possibilités
offertes par la technologie pour réaliser le système étudié sous les contraintes spécifiés.
Le cours introduit les méthodologies de conception de SOC et leurs applications dans des exemples industriels avec une focalisation sur les MPSOC (Multiprocessors System on Chip) et les NOCs (Network on Chip).

21 heures en présentiel (6 blocs ou créneaux)

42 heures de travail personnel estimé pour l’étudiant.

effectifs minimal / maximal:

/20

Diplôme(s) concerné(s)

Pour les étudiants du diplôme Diplôme d'Ingénieur de l'Ecole Nationale Supérieure de Techniques Avancées

1. Architecture des microprocesseurs,
2. Programmation

Format des notes

Numérique sur 20

Littérale/grade européen

Pour les étudiants du diplôme Diplôme d'Ingénieur de l'Ecole Nationale Supérieure de Techniques Avancées

Vos modalités d'acquisition :

Examen écrit 30 %
Projet  70 % (note individuelle 60% + groupe 40%)
Projet effectué par groupe de 3/4 élèves

Le rattrapage est autorisé (Max entre les deux notes écrêté à une note seuil)
  • le rattrapage est obligatoire si :
    Note initiale < 6
  • le rattrapage peut être demandé par l'étudiant si :
    6 ≤ note initiale < 10
L'UE est acquise si Note finale >= 10
  • Crédits ECTS acquis : 2 ECTS
  • Scientifique acquis : 2

Le coefficient de l'UE est : 1

La note obtenue rentre dans le calcul de votre GPA.

L'UE est évaluée par les étudiants.

Programme détaillé

1. CM:
Multiprocesseurs sur puce - Introduction, enjeux et tendances technologiques
NOC - Switch
2. TD en salle info:
Projet multicore pour l'analyse Big data
3. CM:
Optimisation de SOC
Design Space Exploration
4. TD en salle info:
Projet multicore pour l'analyse Big data
5. CM:
Synthèse SOC
Synthèse NOC
6. TD en salle info:
Projet multicore pour l'analyse Big data
7. CM:
Microélectronique 3D
Opto-électronique
Circuits 3D Multicore et manycore
8. TD en salle info:
Projet multicore pour l'analyse Big data
9. CM:
KALRAY
10. TD en salle info:
Projet multicore pour l'analyse Big data
11. CM:
Présentation Projets
12. Contrôle:
Examen écrit

Mots clés

codesign, cosimulation, coverification, IP core, partionnement, platformes, SOC

Méthodes pédagogiques

Pédagogie basé sur projet avec ingénierie collaborative
Veuillez patienter